Гост 2.743-91 единая система конструкторской документации (ескд). обозначения условные графические в схемах. элементы цифровой техники

Логический элемент RS-триггер

Триггер (или «защелка») представляет собой элементарную ячейку памяти. Триггер кардинально отличается от рассмотренных ранее логических элементов тем, что его выходной сигнал зависит не только от входных сигналов в данный момент времени, но и от его собственного предыдущего состояния.

Существует большое количество разнообразных триггеров. Рассмотрим наиболее распространенный тип триггера — RS-триггер, применяемый в микропроцессорных блоках релейной защиты.

Логический элемент RS-триггер представляет собой элемент, который изменяет свое состояние: по сигналу «S» (Set — установить) — переходит в единицу, по сигналу «R» (Reset — сбросить) — в ноль. При подаче «1» на вход «S» на выходе будет «1», при подаче «1» на вход «R» на выходе будет «0».

Если на входы «S» и «R» ничего не подано (т.е. поданы нули), то выход триггера сохранит свое предыдущее состояние.

Остается два вопроса: что будет, если подать единицы одновременно на «S» и на «R», и какое состояние имел триггер в первый момент времени, т.е. при включении блока? Однозначного ответа на эти вопросы нет.

Первый вопрос называется «приоритет». Может быть «приоритет по S» (триггер «взведется», «встанет в единицу») и «приоритет по R» (триггер «сбросится», «обнулится»).

Второй вопрос называется «начальное состояние». Оно может быть «нулевое», может быть «единичное», а еще может быть энергонезависимое (которое запоминается и восстанавливается после включения блока). Энергонезависимое начальное состояние обычно устанавливают «нулевое», хотя возможны варианты.

Оба эти вопроса влияют на работу схемы, и варианты решения выбираются разработчиком обдуманно, в зависимости от того, что реализуется.

Как же узнать, какой именно триггер применен в схеме? Во-первых, надо посмотреть внимательно на его условное обозначение. Часто обозначение приоритетного входа выделяют особо (скобками или шрифтом), а начальное состояние записывают символом в нижней части графического обозначения («0», «1» или «M» — для энергонезависимого, от Memory — память). Если таких особых обозначений нет, то следует уточнить работу триггеров конкретного производителя в приложении к руководству по эксплуатации (как правило, приложение называется «Элементы функциональных схем»). На рис. 6 приведена схема реализации обработки сигналов с помощью реле KL, а также логический элемент RS-триггер, который логически повторяет схему.

Следует отметить, что данная схема определяет триггер «с приоритетом по R» и нулевым начальным состоянием: при наличии на входах KL1 и KL2 логических «1» на выходе будет логический «0».

Рис. 6. Логический элемент RS-триггер

4.4.1. Примеры обозначений комбинационных логических элементов с неравноценными входами приведены в табл. 6.

1. Импликация

2. Элемент ИЛИ с прямыми и инверсными входами

3. Запрет

4. Элемент И с прямыми и инверсными входами

5. И — ИЛИ

6. И —ИЛИ —НЕ

7. ИЛИ — И

Примечание к пп. 5—7. Количество групп входов может быть любым

Примечания:

  • 1. Схемы, изображенные в графе «Логическая структура», приведены для пояснения принципа действия элементов.

  • 2. Элементы могут иметь любое количество входов.

  • 4.5.1. Непосредственное соединение на общую нагрузку логических выходов нескольких элементов (монтажная логика) условно рассматривают как псевдоэлемент и изображают в виде условного графического обозначения аналогично комбинационным логическим элементам (черт. 16).

  • 4.5.2. В зависимости от вида логической функции, выполняемой системой соединенных элементов, различают псевдоэлементы «монтажное И» и «монтажное ИЛИ» и обозначают их соответственно символами функций &0 и 10

  • 4.5.3. К символам функций соединяемых логических элементов следует добавлять знак & или 1, или сочетание этих знаков в соответствии с функцией псевдоэлемента.

  • 4.5.4. Примеры изображения на схемах псевдоэлементов монтажной логики приведены в табл. 7.

Накмеяо

Логическая структура

Обозначение

I. Псевдоэлемент, изображающий «монтажное И>

При соединении инверсных выходов допускается применять логически эквивалентную форму псевдоэлеыен-та с инверсными входами

ГОСТ 2.743—72 Стр. 31

Нанмсмомине

Логическая структура

Обозначение

2. Псевдоэлемент, изображающий «монтажное ИЛИ»

Стр. 32 ГОСТ 2.743—72

При соединении инверсных выходов допускается применять логически эквивалентную форму псевдоэлемента с инверсными входами

y=xix}(xs4-x4)

Примечание. Схемы, изображенные в графе «Логическая структурам приведены для пояснения принципа монтажной логики.

ГОСТ 2.743—72 Стр. 33

Стр. 34 ГОСТ 2.743—72

4.6. Функциональные расширители

4.6.1. При изображении разнесенным способом функциональных расширителей и логических элементов, к которым расширители подключены, символ функции расширителя должен указывать:

а) операцию, выполняемую над входными переменными расширителя, например И;

б) функцию, выполняемую основным элементом над результатом операции расширителя, например ИЛИ.

Примеры изображения функциональных расширителей приведены в табл. 8.

Таблица 8

Наименование

  • 1. Функциональный расширитель И для расширения по И (однополюсное подключение расширителя)

  • 2. Функциональный расширитель И для расширения по ИЛИ (двухполюсное подключение расширителя)

Допускается применять произвольные пары меток, например: А и В, 1 и 2, К и Э и т. д.

Обозначение

Наименование

Обозначение

3. Функциональный расширитель И для расширения группы входов по И (однополюсное подключение расширителя)

5. ТРИГГЕРЫ

а) по способу записи информации

  • — несинхронизируемые (асинхронные) триггеры;

  • — синхронизируемые (синхронные) триггеры;

б) по способу синхронизации

  • — синхронные триггеры со статическим управлением записью;

  • — синхронные двухступенчатые триггеры;

  • — синхронные триггеры с динамическим управлением записью;

в) по способу организации логических связей

  • — триггеры с раздельной установкой состояний «О» и «1»

  • — (RS-триггеры);

  • — триггеры со счетным входом (Т-триггеры);

  • — универсальные триггеры с раздельной установкой состояний «О» и «1» (JK-триггеры);

  • — триггеры с приемом информации по одному входу (D-триггеры);

  • — универсальные триггеры с управляемым приемом информации по одному входу (DV-триггеры);

  • — комбинированные триггеры (RST-, JKRS-, DRS-триггеры и т. д.);

  • — триггеры со сложной входной логикой.

READ  Звезда и треугольник принцип подключения. особенности и работа

5.2. В условном графическом обозначении триггера выход «О» должен графически отличаться от выхода «1» наличием индикатора логического отрицания (п. З.1.).

20-23М

305

Стр. 36 ГОСТ 2.743—72

Логические схемы

Принципиальные электрические схемы для релейной защиты, выполненной на электромеханической элементной базе, представляют собой электрические связи между органами управления, различными реле и исполнительными механизмами. При чтении таких схем мы моделируем процессы замыкания/размыкания контактов, подачи напряжения на различные реле, срабатывания этих реле, таким образом мы как бы прослеживаем процесс движения напряжения от источника к приемнику. Как ни странно, но при чтении логических схем мы будем пользоваться этим же методом.

Логические схемы — это весьма сжатый способ представления информации о работе алгоритмов блока. В микропроцессорных устройствах релейной защиты нет промежуточных реле, нет электрических связей между реле, весь данный процесс выполняется в виде программы в процессоре блока, работающей по определенным алгоритмам. Графическое представление работы алгоритмов блока выполняется в виде логических схем, которые приводятся производителями блоков в руководствах по эксплуатации.

Для упрощения понимания логических схем попробуем провести аналогию между работой логических элементов и работой электрической схемы, выполненной на электромеханических реле и контактах.

Если подтягивающие резисторы не устанавливать

Если в схеме логического «ИЛИ» все входные диоды отключены (Рис 2.а) либо в схеме логического «И» все вход­ные диоды отключены (Рис 3.а), на выходе будет так называемое Z-состояние — состояние высокого со­про­тив­ле­ния, несущее неопределенность. Его восприятие зависит от схемотехники входных цепей, под­клю­чен­ных к вы­хо­ду нашего логического элемента. Не исключено, что схема сохранит работоспособность и без подтягивающего ре­зис­то­ра, если такой резистор (в яв­ном виде или в виде паразитных цепей утечки) имеется во входной цепи сле­ду­ю­ще­го каскада. Рассчитывать на та­кой «по­да­рок» не следует, поэтому неопределенность устраняется под­клю­че­ни­ем терминирующего резистора.

Выбор номинала для подтягивающего резистора является компромиссом: при низком сопротивлении сигнал бу­дет «просаживаться», при высоком — внешние факторы, такие как паразитные токи утечек, окажут на работу эле­мен­та существенное влияние, и требуемый логический уровень не будет гарантирован. Чтобы избежать не­о­пре­де­лен­нос­ти, формированием логического нуля следует считать соединение входа с общим проводом, ло­ги­че­ской единицы — соединение с плюсом источника питания, а неподключенного состояния следует избегать. Для этого и нужны подтягивающие резисторы. Как видим, приведенные выше схемы на основе кнопок нарушают правила тер­ми­на­ции, опираясь на частные случаи и рассчитывая на предсказуемую реакцию диодной логики в не­под­клю­чен­ном состоянии (при разомкнутой кнопке).

Логический элемент «И-НЕ»

Показана схема на рис. 5 а. Здесь диод Д3 выполняет роль так сказать фильтра во избежание искажения сигнала. Если на вход х1 или х2 не подан сигнал (х1=0 или х2=0), то через диод Д1 или Д2 будет протекать ток. Падение на нем не равно нулю и может оказаться достаточным для открытия транзистора. Последствием чего может стать ложное срабатывание и на выходе вместо единицы мы получим ноль. А если в цепь включить Д3, то на нем упадет значительная часть напряжения открытого на входе диода, и на базу транзистора практически ничего не приходит. Поэтому он будет закрыт, а на выходе будет единица, что и требуется при наличии нуля на каком либо из входов. На рис. 5б и в показаны таблица истинности и схемное обозначение данного устройства.

Рис.5

Логические элементы получили широчайшее применение в электронике и микропроцессорной технике. Многие системы управления строятся с использованием именно этих устройств.

Меню раздела

Цифровая электроникаЛогические элементыКомбинированные элементыАнализ схемТаблица истинности и цифровая схемаЛогические функции и цифровые схемыТребуемая функция и реальная функцияАлгебра логикиПеременные и постоянные величиныЗаконы алгебры логикиАксиомы и тождества алгебры логикиФункции «И-НЕ» и «ИЛИ-НЕ»Синтез схемНормальные формы записиУпрощение и преобразованиеМетод карт КарноРасчет логических схемЗадания по схемотехническому проектированиюСемейства схемБинарные уровни напряженияПоложительная и отрицательная логикаСвойства схемДТЛ-схемыМПЛ-схемыТТЛ-схемыСтандартные ТТЛ-схемыПредельные значения и параметры схемТТЛ с пониженным энергопотреблениемШотки-ТТЛ (ТТЛШ)ТТЛШ с пониженным энергопотреблениемСравнительная оценка логических элементовЭмиттерно-связанная логикаЛогические элементы на МОП-транзисторахЛогические элементы на р-канальных МОП-транзисторахЛогические элементы на л-канальных МОП-транзисторахЛогические элементы на КМОП-транзисторахЛогические элементы на МОП-транзисторахБинарные схемы с временной зависимостьюКлассификация триггеровНе тактируемые триггерыТриггер на элементах «И-НЕ»Тактируемые триггерыЯБ-триггеры с доминирующим Я-входомЕ-триггерD-триггерТриггеры, управляемые по фронту синхроимпульсаRS-триггеры, управляемые по одному фронтуT-триггеры, управляемые по одному фронтуJK-триггеры, управляемые по одному фронтуD-триггеры, управляемые по одному фронтуЯБ-триггеры, управляемые по обоим фронтамЖ-триггеры, управляемые по обоим фронтамДополнительные триггерные схемыВременные диаграммыХарактеристические уравненияМоностабильные ячейкиЭлементы задержки

Виды и типы электрических схем

E — Электрическая связь с корпусом прибора.

Линия групповой связи показана утолщенной. Некоторые общие требования к выполнению схем.

Линии связи, идущие от средней точки между этими элементами, выполнены в однолинейном представлении, обозначены порядковыми номерами 1—

Ко всем этим мелочам надо присматриваться и запоминать. Например, предохранитель и резистор имеют незначительные отличия. Данный символ может использоваться для любых положений РО, указанных в пункте D.

Нормативные документы

Удивляет упорство некоторых крупных предприятий, которые продолжают выпускать такие схемы. В — УГО воспринимающей части электротепловой защиты. Условные графические обозначения и размеры некоторых элементов принципиальных схем: Стандарты.

В — Токоведущая или заземляющая шина. Для описания основных функций узлов, отображающие их прямоугольники, подписываются стандартными буквенными обозначениями.

Таблица 1. Для того чтобы прочесть любой текст, необходимо знать алфавит и правила чтения. Для чтения чертежей это тоже необходимая информация. Расстояние просвет между двумя соседними линиями графического обозначения, должно быть не менее 1,0 мм. Служит автоматической защитой электрической сети от аварий, короткого замыкания.

READ  Автоматизация технологических процессов

Прописывается полная информация об элементе, емкость, если это конденсатор, номинальное напряжение, сопротивление для резистора. Студент должен: 1. Так что их отличить просто. На схеме переключателей кроме позиционного обозначения следует указывать обозначения контактов выводов , нанесенные на изделие или установленные в их документации. Расстояние между отдельными условными графическими обозначениями должно быть не менее 2,0 мм.
Монтажные схемы и маркировка электрических цепей

7.2. Примеры изображения функциональных групп в виде единых условных графических обозначений приведены в табл. 16.

Таблица 16

Функциональная группа И на девять входов, построенная из одного элемента И и двух функциональных расширителей по И:

а) однополюсное подключение расширителей;

б) двухполюсное подключение расширителей

Допускается применять метки в соответствии с требованиями табл. 8 (п. 2)

2. Функциональная группа И — ИЛИ, построенная из одного элемента И — ИЛИ с парафазным выходом и одного функционального расширителя по ИЛИ (логический элемент с тремя группами входов, связанных по И)

  • 3. Функциональная группа И — ИЛИ, построенная из одного элемента И — ИЛИ и одного функционального расширителя по И (логический элемент с двумя группами входов, связанных по И)

  • 4. Функциональная группа «RS-триггер», построенная из двух элементов И — НЕ (звездочками обозначены выводы для включения обратных связей)

    33!

8. ПРОЧИЕ ЛОГИЧЕСКИЕ ЭЛЕМЕНТЫ

Вентили на полевых транзисторах

Рис 4. N-канальный транзистор закрыт, когда потенциал на затворе равен истоковому

В работе N-канального СMOS-транзистора используется 5-вольтовая логика: ключ на его основе окажется за­кры­тым, если на затвор прибора подать напряжение низкого уровня и открывается при подаче +5V. Напряжение на затворе управляет проводимостью между стоком и истоком «полевика», и этот факт раз­ра­бот­чи­ком схемы может использоваться для реализации заданных возможностей.

Рис 5. N-канальный транзистор откроется, если на затвор подать положительный потенциал

Стоит только изменить уровень напряжения на затворе транзистора, и он откроется, переключаясь в проводимое состояние. Если нулевой уровень запирает логическую схему, то перевести ее в противоположное (открытое) со­сто­я­ние можно только подав относительно истока положительное напряжение. Его уровень должен превышать оп­ре­де­лен­ный барьер — threshold voltage. Конструкция транзисторов СMOS-логики такова, что порог сра­ба­ты­ва­ния, как правило, выше 1,5 вольта.

Примечание. …24V для питания затворов.

Применение логоческих элементов

На современном этапе развития цифровой электроники и микросхемотехники простые логические элементы всё меньше находят своё применение именно как выполняющие простые логические функции. Очень часто вышеописанные логические элементы выполняют функции разрешения/запрещения или смешивания/совпадения сигналов в более сложных цифровых схемах.

Схема разрешения/запрещения

Например, применение логического элемента 2И в качестве управляющего можно описать следующим образом. Один из входов считают управляющим, а второй информационным, тогда при лог. 1 на управляющем входе, сигнал с информационного входа проходит на выход без ограничения, но если на управляющем входе низкий логический уровень, то прохождение сигнала с входа на выход отсутствует. Очень часто логические элементы в таком качестве используют для работы на мультиплексированную или двунаправленную линию.

Точно также в качестве элементов разрешении/запрещения используются и другие элементы И, И-НЕ, ИЛИ, ИЛИ-НЕ. Применение того или иного элемента обуславливается уровнем управляющего сигнала, инверсии (или её отсутствия) входного сигнала. Ниже показаны схемы использования логических элементов в качестве разрешающих/запрещающих прохождение сигнала.



Реализация разрешение/запрещение прохождения сигналов на логических элементах

Схема смешивания сигналов

Довольно часто требуется реализовать смешивание сигналов, когда выходной сигнал должен появляться при приходе сигналов на любой вход логического элемента. Например, использую элемент 2ИЛИ можно реализовать смешивание двух сигналов без инверсии, то есть сигналы, которые приходят на первый и на второй вход, будут отображаться в выходном сигнале. Ниже показаны схемы использования логических элементов в качестве смешивающих с различными уровнями.



Реализация смешивания сигналов различных логических уровней на логических элементах

Схемы определения совпадения сигналов

На логических элементах И, И-НЕ, ИЛИ, ИЛИ-НЕ очень просто реализовать схемы совпадения входящих сигналов, когда выходной сигнал вырабатывается при совпадении логических уровней входящих сигналов. Ниже показаны схемы совпадения на логических элементах.



Реализация функции совпадения сигналов на логических элементах

Схемы инвертирования сигналов

Логические элементы И, И-НЕ, ИЛИ, ИЛИ-НЕ, как более сложные по сравнению с элементами НЕ и повторителями, позволяют реализовать функции инверторов и буферных элементов. Для этого просто необходимо соединить их входы или на один из входов подать сигнал соответствующего логического уровня. Ниже показаны схемы повторителей и инверторов на элементах И, И-НЕ, ИЛИ, ИЛИ-НЕ.



Реализация повторителей и инверторов на логических элементах

Этими простыми схемами не ограничивается применение логических элементов И, И-НЕ, ИЛИ, ИЛИ-НЕ. Больше про применение логических микросхем я обязательно напишу в одном из следующих постов.

Теория это хорошо, но без практического применения это просто слова.Здесь можно всё сделать своими руками.

Основные элементы и элементы алгебры логики

Логический элемент «И» и операция логического умножения (конъюнкции)

Предложение «Если завтра будет хорошая погода и брат приедет,
то мы пойдем на рыбалку» содержит в себе операцию логического
умножения И. Условие А (хорошая погода) и условие В (брат приедет)
должны одновременно выполниться, чтобы действие X (рыбалка) свершилось.
Сказанное иллюстрирует таблица истинности (рис. 2.1). Состояние 1
значит «верно» или «истина». Состояние (0)
значит «неверно» или «ложь». Возможны четыре
комбинации. Последовательность комбинаций в принципе не имеет значения,
однако, как будет показано позже, она должна соответствовать
определенной схеме.
Электронную схему, в которой сигнал 1 на выходе появляется только
тогда, когда на входе А и входе В совпадают сигналы 1, называется
логическим элементом «И» (И-вентиль).
Простейший И-вентиль на последовательно включенных контакторах может
быть реализован по схеме на рис. 2.2. Но в настоящее время почти всегда
применяются интегрированные полупроводниковые микросхемы (см. раздел
«Семейства схем»).

READ  Сведения о тяговых подстанциях постоянного тока

Любая схема, удовлетворяющая таблице истинности логического умножения, является логическим элементом И.

Для обозначения операции «И» в алгебре логики используется символ л.

В литературе встречаются другие символы для обозначения логического умножения, точка (•) или &:

Х= АВ;Х= А&В.  X = А л В

Рис. 2.3. Условные обозначения И-элементов с двумя входами

Условное обозначение логического элемента И с двумя входами показано
на рис. 2.3. Обозначения входов и выходов могут быть любыми. Часто
входы обозначают А и В, а выход — X или Q.

На выходе логического элемента И сигнал 1 появится только тогда, когда на всех входах совпадут сигналы 1.

Логический элемент «ИЛИ» и операция логического сложения (дизъюнкции)

Предложение «Если я получу наследство или выиграю в лотерею,
то поеду в кругосветное путешествие» содержит в себе операцию
логического сложения ИЛИ. Путешествие становится возможным при
истинности условия А (наследство) или условия В (лотерея), или при
выполнении обоих условий одновременно. Сказанное иллюстрирует таблица
истинности на рис. 2.4 (состояние 1 значит «истина»,
состояние 0 значит «ложно»).
Электронная схема, на выходе X которой появляется сигнал 1, если на
входе А или входе В или на обоих входах присутствует сигнал 1,
называется логическим элементом ИЛИ. Элемент ИЛИ может быть реализован
по схеме на рис. 2.5.
Релейная схема приведена для наглядности. Сегодня элементы ИЛИ почти
всегда используются в виде интегрированных полупроводниковых микросхем.

Любая схема, удовлетворяющая таблице истинности логического сложения, является логическим элементом ИЛИ.

Для обозначения операции ИЛИ в алгебре логики используется символ v.

Х = A v В

Также в литературе встречается знак + для обозначения логического сложения.

Х=А + В

Рис. 2.6. Условные обозначения ИЛИ-элементов с двумя входами

Условное обозначение логического элемента ИЛИ с двумя входами
показано на рис. 2.6. Символ ^ 1 означает, что хотя бы на одном из
входов должен быть сигнал 1 для появления единицы на выходе.
На выходе логического элемента ИЛИ сигнал 1 появится только тогда,
когда хотя бы на одном из его входов присутствует сигнал 1.

Логический элемент «НЕ» и операция инверсии (отрицания)

Предложение «Если приедет брат, то я не пойду сегодня вечером
в театр» означает отрицание. Если высказывание А (приезд брата)
верно, то действие X (посещение театра) не произойдет. Если неверно
высказывание А, то высказывание X будет верным, и я иду в театр.
Соответствующая таблица истинности (рис 2.7) имеет только два возможных
варианта.
Электронную схему, состояние на выходе X которой всегда противоположно
состоянию на входе
На рис. 2.8 приведена схема логического элемента НЕ. Как и ранее
рассмотренные логические элементы, вентили НЕ почти всегда используются
в виде интегрированных полупроводниковых микросхем.

Любая схема, удовлетворяющая таблице истинности логического инвертирования, является логическим элементом «НЕ».

Для обозначения операции НЕ в алгебре логики используется черта над символом или апостроф:

Х = А

Условное обозначение логического элемента НЕ показано на рис. 2.9.

Состояние выхода логического элемента НЕ всегда противоположно состоянию входа.

Рис. 2.9. Условные обозначения НЕ-элементов (USA)

Логические элементы И, ИЛИ и НЕ предназначены для выполнения трех
основных операций цифровой логики над дискретными сигналами. С помощью
этих элементов можно реализовать логические операции любой сложности.
Поэтому эти элементы называются основными (рис. 2.10). К основным
логическим элементам относится также буфер (рис. 2.10а). Если на входе
буфера 1, то и на выходе 1, иначе 0.

Таймеры

Наиболее распространены два типа таймеров: таймер с задержкой на срабатывание и таймер с задержкой на возврат (замедление, или «подхват» при отключении). Не будем подробно на них останавливаться, так как логика их работы повторяет логику работы электромеханических реле (например, РВ-238). На рис. 7 приведена диаграмма работы таймеров.

Производители на своих схемах могут применять разные условные графические обозначения (УГО) для описанных выше элементов. УГО, основанные на западных стандартах, кардинально отличаются от принятых в России. Во всех случаях объяснение непонятных обозначений следует искать в технической документации производителя.

Рис. 7. Диаграмма работы таймеров

Заключение

Проанализировав несколько схем, вы со временем забудете о преобразовании логических элементов в релейно-контактные схемы и усвоите следующие положения:

  • сигнал есть — значит «1», сигнала нет — значит «0», и третьего не дано;
  • нельзя просто так взять и соединить вместе выходы двух логических элементов (кстати, почему?);
  • существуют и применяются другие логические элементы и другие триггеры, а не только те, о которых тут рассказано;
  • инверсный вход элемента «И» преимущественно используется для блокировки остальных входных сигналов;
  • все логические сигналы можно условно разбить на три группы: сигналы срабатывания (которые идут от компараторов или иных источников к главному выходу), сигналы разрешения (которые приходят на вход элемента «И» и разрешают пройти другому сигналу) и сигналы блокировки (которые приходят на инверсный вход элемента «И» и запрещают пройти другому сигналу);
  • элемент «2-НЕ-И», у которого все входы инверсные, можно заменить на элемент «2-ИЛИ-НЕ», и наоборот, элемент «2-НЕ-ИЛИ» можно заменить на элемент «2-И-НЕ».

Илья ИвановКомпания: НТЦ «Механотроника»Должность: Начальник отдела РЗА

Рейтинг
( Пока оценок нет )
Понравилась статья? Поделиться с друзьями:
Добавить комментарий

;-) :| :x :twisted: :smile: :shock: :sad: :roll: :razz: :oops: :o :mrgreen: :lol: :idea: :grin: :evil: :cry: :cool: :arrow: :???: :?: :!: